反对 @昌维 的高赞答。
x86的兼容性负担是很重没错,但这并非ARM省电的原因。
如果生产工艺相同,频率相同的两个CPU,功耗的由参与计算的晶体管数量决定。
今天的CPU,以Intel的Skylake架构为例,单个核心(不含LLC)晶体管数量大概在150M左右,而x86的几个里程碑产品,晶体管数量分别是: 8086:29K[1]80386:275K[2]P5:3.1M-4.5M(P55C)[3]所谓的兼容性负担,也就是早期使用现在几乎不用的指令,基本是P5之前已经出现,而且386之…。
反对 @昌维 的高赞答。
x86的兼容性负担是很重没错,但这并非ARM省电的原因。
如果生产工艺相同,频率相同的两个CPU,功耗的由参与计算的晶体管数量决定。
今天的CPU,以Intel的Skylake架构为例,单个核心(不含LLC)晶体管数量大概在150M左右,而x86的几个里程碑产品,晶体管数量分别是: 8086:29K[1]80386:275K[2]P5:3.1M-4.5M(P55C)[3]所谓的兼容性负担,也就是早期使用现在几乎不用的指令,基本是P5之前已经出现,而且386之…。
有些品牌做不了高端不是没有原因,粉丝群体的认知能力和消费观已...
2025-06-22阅读全文 >>这是上海戏剧学院2022年出台的「申请-考核制」文件,你可以...
2025-06-22阅读全文 >>我生了两个娃,我老公还是很喜欢我,说我的身材很火辣,很***...
2025-06-22阅读全文 >>最新的消息,为了KMP和CMP,JB要把Swift支持放到“...
2025-06-22阅读全文 >>感谢大家的关注和支持!收到这么多鼓励的私信,真的让我受宠若惊...
2025-06-22阅读全文 >>